-
|
Nghiên cứu và thiết kế lõi IP mềm thực hiện cải tiến chất lượng video trong thời gian thực bằng phương pháp Self-enhancement.
|
ThS. Nguyễn Thanh Sang
sangnt@uit.edu.vn
|
Sinh viên học qua các môn Hệ thống số, Xử lý số tín hiệu, TK vi mạch với HDL.
|
2 Sinh viên
|
-
|
Nghiên cứu và thiết kế lõi IP mềm thực hiện cải tiến chất lượng video trong thời gian thực bằng phương pháp Frame-based fusion.
|
ThS. Nguyễn Thanh Sang
sangnt@uit.edu.vn
|
Sinh viên học qua các môn Hệ thống số, Xử lý số tín hiệu, TK vi mạch với HDL.
|
2 Sinh viên
|
-
|
Nghiên cứu và thiết kế vi xử lý RISC 8-bit trên kit Altera DE2.
|
ThS. Nguyễn Thanh Sang
sangnt@uit.edu.vn
|
Sinh viên học qua các môn Kiến trúc máy tính, Trình biên dịch, Vi xử lý-vi điều khiển, Hệ thống số, TK vi mạch với HDL.
|
2 Sinh viên
|
-
|
Nghiên cứu, thiết kế lõi IP mềm UART 8-bit trên kit Altera DE2 và xây dựng hệ thống phần cứng để hiện thực thiết kế.
|
ThS. Nguyễn Thanh Sang
sangnt@uit.edu.vn
|
Sinh viên học qua các mônVi xử lý-vi điều khiển, Hệ thống số, Xử lý số tín hiệu, TK vi mạch với HDL.
|
2 Sinh viên
|
-
|
Sử dụng giọng nói để bảo vệ dữ liệu người dùng trên điện thoại thông minh
|
Hà Lê Hoài Trung
trunghlh@uit.edu.vn
|
Java
Android
|
2 Sinh viên
|
-
|
Sử dụng khuôn mặt để bảo vệ dữ liệu người dùng trên điện thoại thông minh
|
Hà Lê Hoài Trung
trunghlh@uit.edu.vn
|
C, Java Android
|
2 Sinh viên
|
-
|
m-health – xây dựng hệ thống theo dõi các chỉ số sức khỏe của người dùng
|
Hà Lê Hoài Trung
trunghlh@uit.edu.vn
|
Vi xử lý
thiết kế mạch
Android
|
2 Sinh viên
|
-
|
Thiết kế hệ thống quản lý và điều khiển thiết bị Smart Home trong thực tế
|
Phan Đình Duy
Đồng hướng dẫn: TS. Vũ Đức Lung
|
Lập trình ARM, wireless, điện tử
|
Đã có nhóm đăng ký
|
-
|
Nghiên cứu trình biên dịch và thiết kế một trình biên dịch đơn giản
|
TS. Vũ Đức Lung
lungvd@uit.edu.vn
|
Lập trình tốt trên Java hoặc C++, Assembly
|
2 Sinh viên
|
-
|
Điều khiển robot Lego Mindstorm bằng giọng nói tiếng Việt
|
TS. Vũ Đức Lung
lungvd@uit.edu.vn
|
Lập trình tốt trên Java hoặc C++,
|
2 Sinh viên
|
-
|
Investigate and develop a specific compiler dedicated for the first 32-bit Vietnamese ASIC-based DSP Processor with empirical case on MIPS instruction set.
Students are encouraged to contact supervisors directly via following emails:
khoinguyen@uit.edu.vn
khoinguyen@cse.hcmut.edu.vn
lehuukhoinguyen@gmail.com
The email’s subject needs to be in following format:
[UIT] Thesis Title X
where X is the ordinal of thesis title.
Students are strongly suggested to read carefully the attached manuscript to have a basic understanding about the first 32-bit Vietnamese ASIC-based DSP Processor.
Attached manuscript: Khoi-Nguyen L-H et. al., “Towards a VLIW architecture for the 32-bit DSP Processor”, to appear in Lecture Notes in Electrical Engineering, published by Springer Verlag, indexed by EI & SCOPUS, 2013.
https://www.dropbox.com/s/xcel4ftuzqsewde/Towards%20a%20VLIW%20architecture%20for%20the%2032-bit%20DSP%20Processor.pdf
|
Assoc. Prof. Anh-Vu DINH-DUC
BEng. Khoi-Nguyen LE-HUU
khoinguyen@uit.edu.vn
| -
General knowledge in the field of DSP – Digital Signal Processing, FPU – Floating-Point Unit, FFT – Fast Fourier Transform, and DCT – Discrete Cosine Transform.
-
Basis about the ASIC Design Flow.
-
Good skills upon C programming, Assembly programming.
-
Solid understanding about compiler knowledge, especially the open-source lexical analyzer generator and parser generator.
-
Satisfactory English literacy to master quickly scientific papers as well as journals from international conferences.
-
Logical thinking and explanation; be serious and mature in working attitude.
-
Diligence, can-do attitude, team work spirit and creativity.
-
GPA >= 7.5/10 is a plus.
| -
Great chance to work under supervision of one of the best Professor in the field of chip design in Vietnam.
-
Possibly referred to honor graduate or postgraduate scholarships for oversea study.
-
Incentivized to submit scientific papers to international conferences as well as journals technically sponsored by IEEE, ACM, Springer, etc. and indexed by ISI, Elsevier, SCOPUS, Ei Compendex, CSA, Google and Google Scholar, IEE, IEEE Xplore, etc.
|
-
|
Investigate and implement a soft-core IP Direct Memory Access-DMA for the first 32-bit Vietnamese ASIC-based DSP Processor with empirical case on FPGA Board.
Students are encouraged to contact supervisors directly via following emails:
khoinguyen@uit.edu.vn
khoinguyen@cse.hcmut.edu.vn
lehuukhoinguyen@gmail.com
The email’s subject needs to be in following format:
[UIT] Thesis Title X
where X is the ordinal of thesis title.
Students are strongly suggested to read carefully the attached manuscript to have a basic understanding about the first 32-bit Vietnamese ASIC-based DSP Processor.
Attached manuscript: Khoi-Nguyen L-H et. al., “Towards a VLIW architecture for the 32-bit DSP Processor”, to appear in Lecture Notes in Electrical Engineering, published by Springer Verlag, indexed by EI & SCOPUS, 2013.
https://www.dropbox.com/s/xcel4ftuzqsewde/Towards%20a%20VLIW%20architecture%20for%20the%2032-bit%20DSP%20Processor.pdf
|
Assoc. Prof. Anh-Vu DINH-DUC
BEng. Khoi-Nguyen LE-HUU
khoinguyen@uit.edu.vn
| -
General knowledge in the field of DSP – Digital Signal Processing, FPU – Floating-Point Unit, FFT – Fast Fourier Transform, and DCT – Discrete Cosine Transform.
-
Basis about the ASIC Design Flow.
-
Good skills upon C programming, Verilog HDL.
-
Solid understanding about DMA term as well as its operation.
-
Satisfactory English literacy to master quickly scientific papers as well as journals from international conferences.
-
Logical thinking and explanation; be serious and mature in working attitude.
-
Diligence, can-do attitude, team work spirit and creativity.
-
GPA >= 7.5/10 is a plus.
| -
Great chance to work under supervision of one of the best Professor in the field of chip design in Vietnam.
-
Possibly referred to honor graduate or postgraduate scholarships for oversea study.
-
Incentivized to submit scientific papers to international conferences as well as journals technically sponsored by IEEE, ACM, Springer, etc. and indexed by ISI, Elsevier, SCOPUS, Ei Compendex, CSA, Google and Google Scholar, IEE, IEEE Xplore, etc.
|
-
|
Investigate and design peripheral and external memory interfaces for the first 32-bit Vietnamese ASIC-based DSP Processor in FPGA board.
Students are encouraged to contact supervisors directly via following emails:
khoinguyen@uit.edu.vn
khoinguyen@cse.hcmut.edu.vn
lehuukhoinguyen@gmail.com
The email’s subject needs to be in following format:
[UIT] Thesis Title X
where X is the ordinal of thesis title.
Students are strongly suggested to read carefully the attached manuscript to have a basic understanding about the first 32-bit Vietnamese ASIC-based DSP Processor.
Attached manuscript: Khoi-Nguyen L-H et. al., “Towards a VLIW architecture for the 32-bit DSP Processor”, to appear in Lecture Notes in Electrical Engineering, published by Springer Verlag, indexed by EI & SCOPUS, 2013.
https://www.dropbox.com/s/xcel4ftuzqsewde/Towards%20a%20VLIW%20architecture%20for%20the%2032-bit%20DSP%20Processor.pdf
|
MEng. Diem N. HO
diemhn@uit.edu.vn
| -
General knowledge in the field of DSP – Digital Signal Processing, FPU – Floating-Point Unit, FFT – Fast Fourier Transform, and DCT – Discrete Cosine Transform.
-
Basis about the ASIC Design Flow.
-
Good skills upon C programming, Verilog HDL.
-
Experienced in working with FPGA boards.
-
Satisfactory English literacy to master quickly scientific papers as well as journals from international conferences.
-
Logical thinking and explanation; be serious and mature in working attitude.
-
Diligence, can-do attitude, team work spirit and creativity.
-
GPA >= 7.5/10 is a plus.
| -
Great chance to work under supervision of one of the best Professor in the field of chip design in Vietnam.
-
Possibly referred to honor graduate or postgraduate scholarships for oversea study.
-
Incentivized to submit scientific papers to international conferences as well as journals technically sponsored by IEEE, ACM, Springer, etc. and indexed by ISI, Elsevier, SCOPUS, Ei Compendex, CSA, Google and Google Scholar, IEE, IEEE Xplore, etc.
|
-
|
Investigate and develop DSP benchmarks/applications for the first 32-bit Vietnamese ASIC-based DSP Processor in FPGA board.
Students are encouraged to contact supervisors directly via following emails:
khoinguyen@uit.edu.vn
khoinguyen@cse.hcmut.edu.vn
lehuukhoinguyen@gmail.com
The email’s subject needs to be in following format:
[UIT] Thesis Title X
where X is the ordinal of thesis title.
Students are strongly suggested to read carefully the attached manuscript to have a basic understanding about the first 32-bit Vietnamese ASIC-based DSP Processor.
Attached manuscript: Khoi-Nguyen L-H et. al., “Towards a VLIW architecture for the 32-bit DSP Processor”, to appear in Lecture Notes in Electrical Engineering, published by Springer Verlag, indexed by EI & SCOPUS, 2013.
https://www.dropbox.com/s/xcel4ftuzqsewde/Towards%20a%20VLIW%20architecture%20for%20the%2032-bit%20DSP%20Processor.pdf
|
MEng. Diem N. HO
diemhn@uit.edu.vn
| -
General knowledge in the field of DSP – Digital Signal Processing, FPU – Floating-Point Unit, FFT – Fast Fourier Transform, and DCT – Discrete Cosine Transform.
-
Basis about the ASIC Design Flow.
-
Good skills upon C programming, Verilog HDL.
-
Experienced in working with FPGA boards.
-
Satisfactory English literacy to master quickly scientific papers as well as journals from international conferences.
-
Logical thinking and explanation; be serious and mature in working attitude.
-
Diligence, can-do attitude, team work spirit and creativity.
-
GPA >= 7.5/10 is a plus.
| -
Great chance to work under supervision of one of the best Professor in the field of chip design in Vietnam.
-
Possibly referred to honor graduate or postgraduate scholarships for oversea study.
-
Incentivized to submit scientific papers to international conferences as well as journals technically sponsored by IEEE, ACM, Springer, etc. and indexed by ISI, Elsevier, SCOPUS, Ei Compendex, CSA, Google and Google Scholar, IEE, IEEE Xplore, etc.
|
-
|
Human activity recognition using accelerometer
|
Đỗ Thế Luân
luandt@uit.edu.vn
|
Android programming
|
|
-
|
Thiết kế bộ hiển thị, lưu trữ thông tin cá nhân dùng RFID, tích hợp điều chỉnh thông tin qua điện thoại di động ứng dụng trong các cuộc họp hội nghị
|
Hồ Thị Kim Hoàng
|
VXL, CTBĐT
|
Đã có sinh viên
|
-
|
Thiết kế Robot thăm dò và điều khiển từ xa qua PC
|
Hồ Thị Kim Hoàng
|
VXL, ĐKTĐ, CTBĐT
|
Đã có sinh viên
|
-
|
Thiết kế hệ thống điều khiển nhà thông minh qua tin nhắn SMS có tích hợp chức năng báo cháy và nhận diện qua camera
|
Hồ Thị Kim Hoàng
|
VXL, CTBĐT
|
Đã có sinh viên
|
-
|
Nhận dạng hành động với cảm biến trên điện thoại thông minh
|
ThS. Đỗ Đức Minh Quân
(quando@uit.edu.vn)
| -
Có khả năng lập trình trên Android hay iOS
-
Sinh viên đọc trước bài báo trước khi lien hệ với GV hướng dẫn http://www.icephd.org/sites/default/files/IWAAL2012.pdf
|
SV nên liên hệ trực tiếp với GV hướng dẫn
|
-
|
Phát triển thiết bị chống trộm xe máy
|
ThS. Đỗ Đức Minh Quân
(quando@uit.edu.vn)
| -
Yêu thích thiết kế mạch
-
Có khả năng lập trình trên Android hay iOS
|
SV nên liên hệ trực tiếp với GV hướng dẫn
|
-
|
Quy hoạch đường bay cho quadrotor sử dụng phương pháp phân rã ô theo trục dọc
|
ThS. Trần Thị Như Nguyệt
| -
Hình học tính toán
-
Giải thuật và cách tính độ phức tạp
-
C++
-
Quadrotor và điều kiển
|
Đã có sinh viên
|
-
|
Tìm hiểu smart sensor. Viết ứng dụng minh họa.
|
ThS. Thiều Xuân Khánh
khanhtx@uit.edu.vn
|
|
|