TÊN ĐỀ TÀI (DỰ ÁN) kinh phí



tải về 33.34 Kb.
Chuyển đổi dữ liệu30.08.2016
Kích33.34 Kb.
#29361


TÊN ĐỀ TÀI (DỰ ÁN)


KINH PHÍ

(1000Đ)



NỘI DUNG NGHIÊN CỨU
(Kết quả đã đạt được)

ỨNG DỤNG

(Tên cơ quan, đơn vị đã và dự kiến triển khai ứng dụng. Đã được in sách, tạp chí, tham luận, tài liệu giảng dạy, báo cáo..)



NGÂN SÁCH

KHÁC

THU HỒI

1

2

3

4

5

6

1

Nghiên cứu thiết kế lõi IP điều khiển ngắt lập trình được

  • CN: KS. Trần Kiên Cường

  • CQCT: Trung tâm nghiên cứu và đào tạo thiết kế vi mạch

  • TGTH: 9/2009 – 9/2010

  • DẠNG ĐT: R-D

  • NT: 14/3/2011

  • KQ: khá

  • ĐẶT HÀNG: Không




450.000







Lõi IP mô tả theo cấu trúc 8259A của Intel

  • Nghiên cứu và thiết kế lõi IP mềm FPGA tương đương với thiết bị 8259A của Intel.

  • Thực hiện viết code RTL

  • Kiểm tra hoạt động bằng phần mềm DC của Synopsys, mô phỏng và kiểm tra trên kit FPGA của Altera.

  • Thiết kế board và viết chương trình để test lõi IP giao tiếp với kit vi xử lý mô phỏng vi xử lý 8086 hoặc 8085 của Intel.

    • Sau khi sản phẩm được thiết kế ở dạng IP mềm trên FPGA thì sẽ được chuyển thành dạng IP cứng là ASIC .

Lõi IP tương thích với kiến trúc AMBA ver.2.0 của ARM.

    • Nghiên cứu và thiết kế lõi IP mềm FPGA tương thích với kiến trúc AMBA ver.2.0 của ARM

    • Thực hiện viết code RTL

    • Kiểm tra hoạt động bằng phần mềm DC của Synopsys , mô phỏng và kiểm tra trên kit FPGA của Altera.

    • Thiết kế kit và viết chương trình để test lõi IP giao tiếp với vi xử lý họ vi xử lý ARM7.

    • Sau khi sản phẩm được thiết kế ở dạng IP mềm trên FPGA thì sẽ được chuyển thành dạng IP cứng là ASIC .

A2

Giám đốc Sở giao cho Trung tâm nghiên cứu và đào tạo thiết kế vi mạch tiến hành định giá và thương mại hoá IP.

Hiện nay đã công bố trên sàn giao dịch lõi IP.


2

Nghiên cứu thiết kế các lõi IP điều khiển giao tiếp Bus I2C

  • CN: KS. Nguyễn Minh Chánh

  • CQCT: Trung tâm nghiên cứu và đào tạo thiết kế vi mạch

  • TGTH: 9/2009 – 9/2010

  • DẠNG ĐT: R-D

  • NT: 14/3/2011

  • KQ: đạt

  • ĐẶT HÀNG: Không

450.000







Nghiên cứu và thiết kế lõi IP chuyển đổi từ APB sang I2C:

    • Nghiên cứu và thiết kế lõi IP mềm FPGA chuyển đổi giao tiếp từ APB sang I2C (Dạng lõi IP mềm ).

    • Thực hiện viết code RTL theo chuẩn I2C –Rev 2.1 theo các chức năng: Lõi kết hợp cả chế độ Master và Slave.

    • Kiểm tra hoạt động bằng phần mềm DC của Synopsys , mô phỏng và kiểm tra trên các kit FPGA của Altera.

    • Thiết kế kit và viết chương trình để test lõi IP giao tiếp với device I2C.

    • Sau khi sản phẩm được thiết kế ở dạng IP mềm trên FPGA thì sẽ được chuyển thành dạng IP cứng là ASIC.

Nghiên cứu và thiết kế lõi IP giao tiếp bus I2C tương thích với 8584 :

    • Nghiên cứu và thiết kế lõi IP mềm của Bus I2C tương thích 8584 NXP. Đây là bộ điều khiển giao tiếp truyền nối tiếp theo chuẩn giao tiếp Bus I2C nhưng có thể đồng bộ với chuẩn giao tiếp song song của Intel và Motorola .

    • Thực hiện viết code RTL theo chuẩn I2C –Rev 2.1 theo các chức năng : Lõi kết hợp cả chế độ Master và Slave.

    • Kiểm tra hoạt động bằng phần mềm DC của Synopsys , mô phỏng và kiểm tra trên các kit FPGA của Altera.

    • Thiết kế kit và viết chương trình để test lõi IP giao tiếp với device I2C.

    • Sau khi sản phẩm được thiết kế ở dạng IP mềm trên FPGA thì sẽ được chuyển thành dạng IP cứng là ASIC .

A2

Giám đốc Sở giao cho Trung tâm nghiên cứu và đào tạo thiết kế vi mạch tiến hành định giá và thương mại hoá IP.

Hiện nay đã công bố trên sàn giao dịch lõi IP.


3

Nghiên cứu thiết kế lõi IP điều khiển TFT LCD

  • CN: KS. Nguyễn Tuấn Khoa

  • CQCT: Trung tâm nghiên cứu và đào tạo thiết kế vi mạch

  • TGTH: 9/2009 – 9/2010

  • DẠNG ĐT: R-D

  • NT: 14/3/2011

  • KQ: khá

  • ĐẶT HÀNG: Không

450.000







Lõi IP thiết kế theo chuẩn AVALON

    • Nghiên cứu thiết kế lõi IP mềm điều khiển LCD. Thực hiện viết code RTL

    • Đưa lõi IP vào trong SOPC Builder của Altera

    • Mô phỏng và kiểm tra trên kit FPGA của Altera.

    • Sau khi sản phẩm được thiết kế ở dạng IP mềm trên FPGA thì sẽ được chuyển thành dạng IP cứng là ASIC.

Lõi IP tương thích với chuẩn AMBA-AHB (ver 2.0) của ARM.

    • Nghiên cứu và thiết kế lõi IP mềm FPGA tương thích với chuẩn AMBA của ARM

    • Thực hiện viết code RTL

    • Kiểm tra hoạt động bằng phần mềm DC của Synopsys, mô phỏng và kiểm tra trên kit FPGA của Altera.

    • Thiết kế kit và viết chương trình để test lõi IP giao tiếp với vi điều khiển họ vi xử lý ARM.

    • Sau khi sản phẩm được thiết kế ở dạng IP mềm trên FPGA thì sẽ được chuyển thành dạng IP cứng là ASIC.

A2

Giám đốc Sở giao cho Trung tâm nghiên cứu và đào tạo thiết kế vi mạch tiến hành định giá và thương mại hoá IP.

Hiện nay đã công bố trên sàn giao dịch lõi IP.


4

Xây dựng engine giải mã video H.264 trên hệ thống nhúng

  • CNĐT: ThS. Nguyễn Tri Tuấn

  • CQCT: Đại học KHTN

  • TGTH: 8/2008 – 8/2009

  • Dạng ĐT: R-D

  • NT: 07/4/2011

  • KQ: khá

  • ĐẶT HÀNG: không




370.000







    • Nghiên cứu kỹ thuật lập trình nhúng trên các họ chip ARM, Trimedia

    • Nghiên cứu kiến trúc và kỹ thuật lập trình thời gian thực trên các platform pSOS và Embedded Linux

    • Nghiên cứu quy trình và xác định quy trình kiểm thử cho sản phẩm của đề tài

    • Nghiên cứu chuẩn OpenMAX và thiết kế kiến trúc hệ thống tương thích với chuẩn OpenMAX

    • Nghiên cứu chuẩn AAC

    • Nghiên cứu chuẩn H.264

  • Thuật toán nén, giải nén

  • Định dạng dữ liệu MP4

    • Nghiên cứu kỹ thuật xử lý ảnh số nguyên trên hệ thống nhúng

    • Xây dựng engine giải nén H.264 và AAC

    • Thiết kế và xây dựng prototype thiết bị H.264 Player cầm tay trên phần cứng Trimedia

A1

Đã thiết kế hoàn chỉnh Prototype. NẾu được đầu tư tiếp có thể sản xuất thiết bị nghe và đọc cầm tay.










tải về 33.34 Kb.

Chia sẻ với bạn bè của bạn:




Cơ sở dữ liệu được bảo vệ bởi bản quyền ©hocday.com 2024
được sử dụng cho việc quản lý

    Quê hương