Hình 6.3 Sơ đồ khối chức năng bộ điều chế QPSK
Ở đây nhận thấy rằng, mỗi một khi có một bít kép được tách ra và đưa vào kênh
I và kênh Q, thì bài toán xử lý cũng sẽ giống điều chế BPSK. Có nghĩa là, bộ điều chế
QPSK chính là hai bộ điều chế BPSK mắc song song với nhau. Do đó, với mức logic
1 = +1
𝑉 và 0 = −1𝑉 thì hai pha ở đầu ra của bộ điều chế cân bằng I là +𝑠𝑖𝑛𝜔𝑐𝑡 và
– 𝑠𝑖𝑛𝜔𝑐𝑡 và hai pha bộ điều chế cân bằng Q là 𝑐𝑜𝑠𝜔𝑐𝑡 và −𝑐𝑜𝑠𝜔𝑐𝑡. Hỗn hợp của hai
tín hiệu cầu phương lệch pha nhau 90
0
đó sẽ có bốn khả năng của pha được biểu diễn
bởi:
𝑠𝑖𝑛𝜔𝑐𝑡 + 𝑐𝑜𝑠𝜔𝑐 𝑡; 𝑠𝑖𝑛𝜔𝑐𝑡 − 𝑐𝑜𝑠𝜔𝑐𝑡; −𝑠𝑖𝑛𝜔𝑐𝑡 + 𝑐𝑜𝑠𝜔𝑐𝑡; −𝑠𝑖𝑛𝜔𝑐𝑡 − 𝑐𝑜𝑠𝜔𝑐𝑡.
Chia sẻ với bạn bè của bạn: