SỞ khoa học và CÔng nghệ thành phố HỒ chí minh



tải về 25.47 Kb.
Chuyển đổi dữ liệu30.08.2016
Kích25.47 Kb.
#28409

SỞ KHOA HỌC VÀ CÔNG NGHỆ

THÀNH PHỐ HỒ CHÍ MINH



TRUNG TÂM THÔNG TIN

KHOA HỌC VÀ CÔNG NGHỆ


Số: …67…./TTTT-CNTT

V/v Khảo sát thông tin

đề tài nghiên cứu



CỘNG HÒA XÃ HỘI CHỦ NGHĨA VIỆT NAM

Độc lập - Tự do - Hạnh phúc



TP. Hồ Chí Minh, ngày 21 tháng 07 năm 2011

Kính gởi:

- Phòng Quản lý Khoa học


Sở Khoa học và Công nghệ

- ThS. Hồ Quang Tây






Trung tâm Thông tin Khoa học và Công nghệ đã tiến hành khảo sát thông tin các tư liệu liên quan đến đề tài nghiên cứu “Thiết kế và chế tạo thử nghiệm chíp 10 bit ADC với tốc độ lẫy mẫu là 64MSPS” do Trung tâm Nghiên cứu và Đào tạo Thiết kế Vi mạch (ICDREC) chủ trì và ThS. Hồ Quang Tây là chủ nhiệm đề tài. Trong phạm vi các nguồn thông tin tiếp cận được, Trung tâm Thông tin có ý kiến như sau:

A. KẾT QUẢ KHẢO SÁT

Ngoài các tài liệu đã nêu trong phiếu khảo sát thông tin, còn có các tài liệu, nghiên cứu liên quan đến từng khía cạnh của nội dung đề tài, cụ thể:



NƯỚC NGOÀI:

    1. Sáng chế:

      • US2011095930 Switched-capacitor pipeline adc stage, 2011

      • WO2011043641 Pipeline ADC with shared gain stages, 2011.

      • US2010309034 Pipeline ADC, 2010.

      • CN101814920 Analog-digital converter with sample hold and MDAC (Multiplying Digital-to-Analog Conversion) sharing capacitance and operational amplifier in time sharing way, 2010.

      • WO10/046831 Pipelined adc calibration, 2010.

      • US7839319 High speed parallel procesing digita path for SAR ADC, 2010.

      • US20100085227 Stage-resolution scalable opamp-sharing technique for pipelined/cyclic ADC, 2010.

      • US20090073018 High speed high resolution ADC using successive approximation technique, 2009.

      • US20090128389 Multi-bit per stage pipelined analog to digital converters, 2009.

      • CN101771399 Singlechip-based MDAC narrowband tracking filter and realizing method thereof, 2009.

      • US7408496 Method, apparatus and system sharing an operational amplifier between two stages of pipelined ADC and/or two channels of signal processing circuitry, 2008.

      • US7187318 Pipeline ADC using multiplying DAC and analog delay circuits, 2007.

      • WO06/013675 Pipeline adc development method, pipeline adc development device, pipeline adc development program, and recording medium, 2006.

      • US7042373 Error measuring method for digitally self-calibrating pipeline ADC and apparatus thereof, 2006.

      • JP2005-318582 Pipelined adc calibration method and apparatus therefor, 2005.

      • US6894631 Pipeline ADC digital dithering for increased digital calibration resolution, 2004.

    2. Sách:

      • High speed ADC design techniques. Tác giả Siqiang Fan. Nhà xuất bản Illinois Institute of Technology, 2007

      • High speed CMOS ADC for UWB receiver. Tác giả Dongtian Lu, 2007.

      • A power scaleable and low power pipeline ADC using power resettable opamps. Tác giả Ahmed, Syed Imran. Nhà xuất bản University of Toronto, 2005

      • A low-voltage low-power 10-bit pipeline ADC in 90nm digital CMOS technology. Tác giả Wang, Robert. Nhà xuất bản University of Toronto, 2005.

      • Design of high-speed pipeline adc compensating finite gain error of the opamp. Tác giả Riazdeen Buhari. Nhà xuất bản University of Texas at Dallas, 2004.

      • A re-configurable pipeline ADC architecture with built-in self-test techniques. Tác giả Hui Liu, 2001.

    3. Tài liệu:

  • Wipo assigns patent to mimos berhad for "pipeline adc with shared gain stages" (malaysian inventors). Tác giả US Fed News Service. Nguồn: Including US State News, 2011.

  • A 10-bit 100-MS/s dual-channel pipelined ADC using dynamic memory effect cancellation technique. Tác giả Shin, Chang-Seob Ahn, Gil-Cho. Nguồn: IEEE Transactions on Circuits and Systems II: Express Briefs, 2011.

  • A low power 12-bit 30 MSPS CMOS pipeline ADC with on-chip voltage reference buffer. Tác giả Chen, Qihui; Qin, Yajie; Lu, Bo; Hong, Zhiliang. Nguồn: Journal of Semiconductors, 2011

  • A high-speed comparator for a 12-bit 100MS/s pipelined ADC. Tác giả
    Zhang, Li. Nguồn: Proceedings - 4th International Conference on Intelligent Computation Technology and Automation, ICICTA 2011

  • A 10-b 100-MS/s pipelined ADC with an optimized bit-stage resolution in 65nm CMOS technology. Tác giả Delizia, P.; Saccomanno, G.; D'Amico, S.; Baschirotto, A. Nguồn: ISCAS 2010 - 2010 IEEE International Symposium on Circuits and Systems: Nano-Bio Circuit Fabrics and Systems, 2010.

  • A 10-b 100-MS/s pipelined ADC with an optimized bit-stage resolution in 65nm CMOS technology. Tác giả Delizia, P.; Saccomanno, G.; D'Amico, S.; Baschirotto, A. Nguồn: ISCAS 2010 - 2010 IEEE International Symposium on Circuits and Systems: Nano-Bio Circuit Fabrics and Systems, 2010.

  • Conditional capacitor averaging technique to reduce nonlinearity induced by capacitor mismatch in 2.5-bit/stage pipelined ADCs. Tác giả Shau, Tz-Jing; Lin, Jin-Fu; Chang, Soon-Jyh; Huang, Chih-Hao. Nguồn: 2010 International Symposium on Next-Generation Electronics, 2010.

  • A time-spreading calibration technique for multi-bit/stage pipeline ADCs. Tác giả Qin, Yajie; Lu, Bo; Signell, Svante. Nguồn: 2009 International SoC Design Conference, ISOCC 2009, 2009.

  • Reducing digital feedback in high-speed ADC designs. Tác giả Redmayne, Derek; Steer, Alison. Nguồn: Electronics Weekly 2392, 2009.

  • High-speed ADC offers 16 b At 200 MSamples/s. Tác giả Browne, Jack. Nguồn: Microwaves & RF, 2008.

  • A low power consumption, high speed op-amp for a 10-bit 100MSPS parallel pipeline ADC. Tác giả Liang, Shang-Quan; Yin, Yong-Sheng; Deng, Hong-Hui; Song, Yu-Kun; Gao, Ming-Lun. Nguồn: IEEE Asia-Pacific Conference on Circuits and Systems, Proceedings, APCCAS, 2008.

  • MSP430 MCU eZ430 development tool adds high speed ADC and precision FIR filter target boards; MSP430-based T2012 target board offers integrated 200 ksps, 10-bit ADC while quickfilter technologies' MSP-mojo adds 512-tap precision FIR filter boards. Nguồn: PR Newswire, 2007.

  • Design of a low-power, high speed op-amp for 10bit 300Msps parallel pipeline ADCs. Tác giả Zhang, Sidong; Huang, Lu; Lin, Beiyuan. Nguồn: IEEE ICIT, 2007.

B. CÁN BỘ KHẢO SÁT: CN. Phạm Thị Diệu Huyền - Phòng Công nghệ Thông tin

Xin thông báo kết quả khảo sát của chúng tôi.

Trân trọng./.



Nơi nhận:

- Như trên;

- Lưu VT, CCTT.


KT. GIÁM ĐỐC

(Đã ký)


PGĐ. Lương Tú Sơn





BM-CVKSTT-04 LBH:02 LSĐ:00 Ngày BH:01/08/2010 Trang /

Каталог: images -> cesti -> files -> DETAI -> De%20tai%20theo%20nganh -> Tin%20hoc%20-%20Vien%20thong -> Nam%202011
De%20tai%20theo%20nganh -> Trung tâm thông tin khoa học và CÔng nghệ
De%20tai%20theo%20nganh -> Trung tâm thông tin khoa học và CÔng nghệ
De%20tai%20theo%20nganh -> Trung tâm thông tin khoa học và CÔng nghệ
Tin%20hoc%20-%20Vien%20thong -> SỞ khoa học và CÔng nghệ thành phố HỒ chí minh
Tin%20hoc%20-%20Vien%20thong -> SỞ khoa học và CÔng nghệ thành phố HỒ chí minh
Tin%20hoc%20-%20Vien%20thong -> SỞ khoa học và CÔng nghệ
Tin%20hoc%20-%20Vien%20thong -> SỞ khoa học và CÔng nghệ
Nam%202011 -> “Xây dựng thư viện lập trình hỗ trợ tối ưu tổ hợp trên môi trường tính toán song song và phân bổ”
Tin%20hoc%20-%20Vien%20thong -> Do Trường Đh công nghệ thông tin Đh quốc gia hcm chủ trì và ts. Lê Mạnh là chủ nhiệm đề tài

tải về 25.47 Kb.

Chia sẻ với bạn bè của bạn:




Cơ sở dữ liệu được bảo vệ bởi bản quyền ©hocday.com 2024
được sử dụng cho việc quản lý

    Quê hương